PCB設計--時鐘線要求和佈線

一、時鐘線要求
(1)時鐘驅動器佈局在PCB中心而非電路板外圍,佈局儘量靠近,走線圓滑、短,非直角、非T形,佈線可選4~8mil,過窄會導致高頻信號衰減,並降低信號之間電容性耦合。
(2)避免時鐘之間、與信號之間的干擾,避免幾種信號平行佈線,必要時採用GND屏蔽層包裹隔離,不同時鐘或信號之間間距 30mil以上,可放在GND和VCC層之間
(3)時鐘信號儘量不採用跨界分割平面
(4)若時鐘線有過孔,在過孔相鄰位置加旁路電容,確保換層後,參考層的高頻電流回路連續。旁路電容所在電源層要是過孔穿過的電源層,並儘可能靠近過孔,建議不超過300mil
(5)上下拉電阻放在靠近時鐘源芯片
(6)阻抗匹配、等長
(7)不要驅動其他時鐘

二、佈線
(1)時鐘晶振:時鐘線先經過負載電容,再到達晶振,周圍打孔,GND屏蔽
(2)同源時鐘:時鐘線的並聯匹配電阻靠近負載芯片,串聯電阻靠近時鐘芯片或者CPU

發表評論
所有評論
還沒有人評論,想成為第一個評論的人麼? 請在上方評論欄輸入並且點擊發布.
相關文章