xilinx芯片cadence原理圖庫製作

原文鏈接:https://blog.csdn.net/hoocheal/article/details/47296129

版權聲明:本文爲博主原創文章,遵循 CC 4.0 BY-SA 版權協議,轉載請附上原文出處鏈接和本聲明。

後面添加了一點內容。


        最近要畫一塊xilinx 7k系列的板子,苦於沒有找到xc7k325t的器件封裝,cadence16.6自帶的庫裏面也沒有(高版本可能有),索性就自己做了一個。

所需環境:XILINX ISE Design Suite, Excel, Cadence Orcad

步驟:

        1.進入ISE目錄:ISE_DS\ISE\bin\nt,運行xtclsh.exe。

        2.在命令行內輸入partgen -v xc7k325t-fbg676(將最後這個型號替換爲你的芯片型號)

        

        3.運行完後,在剛纔的目錄下會生成一個pkg文件,使用excel打開此文件,但此時pkg文件所有的數據都在一列中。

        4.選中第二列,選擇excel頂部標籤“數據”然後選擇子菜單中的分列。

        5.分列嚮導中選擇分隔符號

        

6.點擊下一步,勾上分隔符號中的空格,點擊完成,此時表格便被分爲多列

        

7.打開orcad,對工程下的library右鍵選擇New part from spreadsheet.

        8.然後將管腳名稱和管腳序號從excel中複製進去即可。

        

        9.接下來就開始不停的複製粘貼工作吧!

 

10.在excel公式內可以輸入A1&"_"&B1就能把A1和B1的內容直接加個“_”下劃線結合,即Pin Name後添加上引腳位置(如TCK_0變爲TCK_0_E10),下拉使整列都使用該規則。

 11.查看封裝的整個部分

    在View菜單中Part與Package是用於切換查看的是器件的一部分還是整體。

發表評論
所有評論
還沒有人評論,想成為第一個評論的人麼? 請在上方評論欄輸入並且點擊發布.
相關文章