gen-6引入了PAM4,在一個UI內有4個電平。Gen5之前都是NRZ方式,只有2個bit
同樣32G UI,一個UI表示兩個bit,再不改變nyquist 頻率的情況下,實現速率翻倍。
缺點:SNR下降
爲了減少干擾,採用格雷碼,每次只改變一個bit。00/01/10/11
PAM-4採用後,10-12BER已經無法實現,需要引入FEC機制。
缺點:增加了冗餘bit。
網絡:100nS latency
PCIe:目標是幾nS級別的latency
不加FEC,由於高誤碼率不斷重發TLP包,加了FEC減少了TLP重發的機率。權衡,採用輕量級的FEC。
爲了提高帶寬利用率,減少部分Frame Token