基于FPGA的AM调制

AM调制的结构如下图所示:

由正弦表和相位累加器,可以构成DDS。

那么两个DDS,一个用于产生调制信号,一个用于产生载波信号(载波信号的频率要比调制信号的频率高,一般要高10倍)。

由于正弦表一般为无符号数,所以要转为有符号数,再送进乘法器,最终可以得到AM已调信号。(乘法器需要使用IP,为全并行乘法器)

正弦表可以自己写脚本生成,也可以使用mif maker生成,再存在ROM中。

仿真结果如下图所示:

 

 

 

發表評論
所有評論
還沒有人評論,想成為第一個評論的人麼? 請在上方評論欄輸入並且點擊發布.
相關文章