PL端HDL源碼下載:https://github.com/analogdevicesinc/hdl/tree/hdl_2019_r2
PS端No-OS C語言嵌入式程序源碼下載:https://github.com/analogdevicesinc/no-OS/tree/2019_R2/projects/ad9371/src
AD9371/9375 C語言源碼src 和 Transceiver Evaluation Software 下載
https://www.analog.com/en/design-center/landing-pages/001/transceiver-evaluation-software.html
以上源碼根據自己使用的Vivado版本和器件選擇即可,本文使用的是Vivado2019.2、Vitis IDE 2019.2和ADRV9375-W/PCBA
Build HDL工程官方教程:https://wiki.analog.com/resources/fpga/docs/build#windows_environment_setup
AD9371/9375 No-OS Setup 官方教程:https://wiki.analog.com/resources/eval/user-guides/mykonos/no-os-setup
1.PL端Vivado工程搭建
1.1下載HDL源碼並解壓
1.2編譯 library 文件夾中的庫文件(.tcl文件)
編譯axi_ad9371和其它所有非axi_ad系列的文件夾中的tcl文件
注:這裏是所有都要編譯,過程比較繁瑣,細心一點不要漏
編譯方法如下
step1:載windows開始菜單打開 Vivado 2019.2 Tcl Shell
step2:先指定tcl所在文件夾路徑再編譯tcl文件
等他編譯,再次出現Vivado%時此次編譯完成。這個時間有短又長,耐心等待。
注:按上箭頭可以自動輸入上次輸入過的文本,可以加快效率
1.3利用tcl文件自動搭建工程
step1:打開Vivado 2019.2,在最下方Tcl Console 指定工程tcl文件所在路徑
step2:編譯工程tcl文件,自動搭建工程
step3:編譯bd tcl文件,搭建bd(這一步不確定是否需要)
注:搭建過程時間很長,耐心等待,如果有報錯,仔細查看一下,大概率情況下都是library中的某個庫tcl文件沒有編譯,這個時候重新編譯一下報錯的就行。
1.4 對搭建好的工程,進行編譯綜合然後生成.bit文件
2.PS端Vitis工程搭建
2.1 導出.xsa文件
這裏最好選擇路徑在本工程中,建個.xsa文件夾就行
2.2 建立Platform Project
2.3建立Application Project
2.4將C語言源碼src複製進去
2.5用Transceiver Evaluation Software生成初始化文件並導入進去
step1:點擊Connect,顯示連接失敗
step2:點擊Tools -> Creat Script -> C Script 生成一組文件
step3: 將 myk.c、myk.h和 myk_ad9528init.c 添加進入src中
————————————————
版權聲明:本文爲CSDN博主「Daniel_Banana」的原創文章,遵循CC 4.0 BY-SA版權協議,轉載請附上原文出處鏈接及本聲明。
原文鏈接:https://blog.csdn.net/weixin_42151221/article/details/112573707