原创 fpga中的input delay 該如何利用vivado設置,使用(2)第五天

  1、找到時鐘報告 2、標題欄的東西就不一一介紹了,主要是知道都有哪些東西,最後會在vivado下面生成timing  窗口。下面的東西就是相對應的命令行。主要就是能通過時序報告瞭解時序狀態和時序路徑。從而判斷該怎麼做。 3、前面就是

原创 fpga中的input delay 該如何利用vivado設置,使用(1)第五天

問題:該怎麼確認輸入的最小和最大延遲?同理怎麼確認例外和多週期。 上一節瞭解建立時間和保持時間,其實就是知道fpga的芯片的基本時鐘工作。 接着上一篇瞭解了基本時鐘,以及時鐘路徑之後就需要知道該怎麼設置最大最小時鐘延遲。 關於輸入延遲

原创 建立時間和保持時間的 介紹(時鐘約束)

關於FPGA時鐘 爲什麼需要做時序分析。 在fpga中,時許邏輯的所有的數據變化都通過時鐘來控制。之所以做時鐘分析就是通過時許分析讓設計者知道自己的設計是否滿足時許要求。 時序分析的原理。 時序路徑是由相同時鐘或者兩個不同時鐘控制的一對時

原创 BT1120,模擬視頻輸入輸出格式(fpga)

對於fpga來說,圖像採集這一塊最重要的就是保證數據的準確性。所有操作也都是爲了保證數據可以準確無誤的傳輸計算。就圖像而言,主要有行場和數據有效信號。針對這三個信號,就構成圖像尺寸,圖像傳輸標準,圖像格式等基本要素。所以,要採集或者傳輸圖

原创 vivado使用教程(二)部分屬性設置

1、在vivado裏面由很多信息,一般都符合一定的設計規則。命名、屬性、定義、修改。 以message爲例,除了stage信息都可以重新修改狀態。 一般由三種狀態,包括錯誤、嚴重警告和警告。 錯誤信息無法修改,必須查找改正。而有些嚴重警告

原创 matlab入門/system generator 從入門到放棄

學習matlab的基本操作 導入圖像  I=imread('G:\Data\matlab_data\picture\lena.jpg');,包含路徑 圖像信息imshow(I) 添加信息給圖像並保存。 I1=imnoise(I,'g

原创 基於FPGA的圖像處理

學會圖像處理算法。 爲什麼要做圖像處理。 略 FPGA做圖像處理 打破了順序執行的瓶頸,分析與基準測試公司BDTI 圖像處理有哪些內容。 直方圖操作: 直方圖均衡化、直方圖規定化、直方圖拉伸。 線性濾波: 均值濾波、高斯濾波、so

原创 圖像採集與輸出 相關芯片Max9218/max9247 /adv7179

收圖問題 1、Max9218接受數據紊亂。 解決流程:當時根據相關接口,測了時鐘和行場信號以及lock,發現Max9247的輸出時鐘和Max921的輸入時鐘不匹配。 解決方式:都更改成15M時鐘。 2、Max9218的lock鎖不上。 解

原创 ADV7179/Max9218,hgd項目總結分析

關於怎麼使用IP 我需要一個人給我確切的說法,爲什麼需要人告訴?怎麼從文檔裏總結?時序圖。 別人都提供了哪些信息。 1、有幾根信號線,各個信號線都有什麼作用。 各個信號線的對應時序。需要測試驗證。 2、對於時序的測試驗證方式:

原创 1-26日

1、上午,開完SDx的基礎開發視頻。 2、下午,學完數電的觸發器和時序邏輯電路以及部分。 晚上跟人聚餐。 1、SDX環境不熟悉,進度不知。希望能熟悉開發環境。 2、觸發器主要是D觸發器、鎖存器和寄存器等。並學習時序電路和部分rom和RAM

原创 SDRAM

原创 學習困擾

找不到對應系統的學習資源。枯燥,不得要領。看着實驗室的同學都已經開始逐漸入手,我還不知道該怎麼做。   (總是在糾結該如何實現之間的聯繫!對未來要充滿自信!)   一個底層實現一個功能,用頂層例化即可!     language temp

原创 各類論壇《轉自UCASers》

1. OPENCORES.ORG這裏提供非常多,非常好的PLD了內核,8051內核就可以在裏面找到。進入後,選擇project或者由http//www.opencores.org/browse.cgi/by_category進入。對於想了

原创 自我學習反省

來這邊的兩個月,一直處於迷迷糊糊的狀態。不知道自己在幹些什麼,有項目的時候有種無處下手的感覺。   1、由小到大,盯着一個問題努力解決,找資料。----一直在糾結於分塊是怎麼聯繫。 2、自上到下。知道自己在幹什麼,爲什麼會產生小問題。--