原创 ZYNQ 之PS 和PL 互聯技術之AXI
1. ZYNQ 概述 2. AXI 概述 AXI (Advanced eXtensible Interface)是xilinx 從6系列fpga開始引入的一個接口協議,主要描述了主設備和從設備之間的數據傳輸方式。主設備和從設備之間通過
原创 verilog 函數function 用法,舉例計算數據位寬
function integer log2; // 函數定義關鍵詞 function endfunction 。log2 既是函數名也是函數返回值。log2相當於一個變量名,變
原创 verilog log 函數,算一個數據的位寬
function integer log2; input integer number; begin log2=0; while(2**l
原创 PCIE 之 FPGA 官方自帶example應用
1)用IP 核的example 編譯,下載代碼 根據xilix的xdma例程按照實際的情況分配引腳,生成bit下載到板子 2)驅動安裝 驅動在IP核文檔中有鏈接。下載完成後進入電腦測試模(bcdedit /set testsigning
原创 FPGA中加擾與解擾的實現
https://blog.csdn.net/iqjnwythCW1/article/details/100980871?utm_medium=distribute.pc_relevant.none-task-blog-BlogCo
原创 JESD204B協議基礎知識
目錄 1.JESD204B優勢 2. 關鍵變量 3.IP核應用 4.同步 4.1 代碼組同步 4.2 初始化多幀序列 4.3 數據傳輸 1.JESD204B優勢 JESD204是基於SERDES的串行接口標準,主要用於數
原创 ADS6445開發筆記(1)---- 芯片介紹
寫這篇博客的時候,暫未調試ADS6445,只是想資料整理一下,方便自己理解、查看。中間可能會有一些理解錯誤的地方,歡迎大家批評指正。 目錄 1. 芯片特性 2.應用範圍 3. 芯片簡介 4. 芯片功能框圖 5. 芯片詳細描述 5.1 推薦
原创 SATA控制器學習資料整理
目錄 1. 參考資料 2. SATA結構 2.1 應用層 2.2 傳輸層 2.3 鏈路層 2.4 物理層 1. 參考資料 首先,先推薦幾個好的參考資料 https://www.doc88.com/p-592167157036.html 這
原创 SATA協議14種FIS介紹
FIS(Frame Information Structure)解析FIS是一種用於Host和device之間信息傳輸的機制,每個FIS的格式都是固定的,並且對應唯一的ID,SATA Spec定義了14類FIS ID。但是
原创 環境應力篩選
目錄 1. 環境應力篩選的目的 2.環境應力篩選的作用 3. 環境應力篩選的方法 4.環境試驗條件 1. 環境應力篩選的目的 環境應力篩選的目的是通過向產品施加合理的環境應力,將其內部的潛在缺陷加速變成故障,並加以發現和排
原创 大話帶通信號採樣
帶通採樣過程分析 除了低通採樣定理以外,還有用途更廣的一種採樣方法。這就是帶通採樣。大家知道,低通採樣的中心頻率是0Hz。如果中心頻率不是0,那麼我們就要使用另外一種方法了。 看下圖2-7(a),中心頻率爲20M
原创 ADS6445開發筆記(2)---- LVDS 高速接口
目錄 1. 數據接口時序圖 2 採樣時鐘同步處理 2.1 delayctrl 原語 2.2 idelay2 原語 2.3 ISERDESE2 2.4 手動調節對齊 2.5 自動調節對齊 3. 幀同步信號 4.數據的處理 從上一章節
原创 vivado 連不上jtag
今天發現一個問題:自己焊線接到JTAG時,發現vivado連不上板子,經過如處處理才解決: 1:根據 https://blog.csdn.net/qq_41782582/article/details/89503893 只不過我的電腦是w
原创 vivado 下的microblaze系統搭建
FPGA硬件邏輯獨有的並行性使其在實時處理和並行算法中佔盡優勢,但當執行串行操作時卻需要使用笨重的狀態機來完成。因此,要實現對實時性要求不高的串行操作,對各類IP核的總體控制調度,亦或是快速移植軟件協議棧時,利用fpga內部CPU 是
原创 單模光纖和多模光纖
目錄 1 . 模塊外形差別 2. 本質上區別 1 . 模塊外形差別 1) 波長不一樣,單模塊波長長 2)拉環不一樣,多模塊是黑色拉環,但模塊是藍色拉環 2. 本質上區別 1)多模光纖 (multi mode fiber )