ADSP561存儲空間

分析:

片上:

兩個600MHz的內核共享L2:128KB

每個內核有分別有100KB的L1空間,具體爲16KB-32KB的L1指令存儲器或者32KB-64KB的L1數據存儲器,4KB的用來存放中間結果的SRAM,其中L1指令或者數據存儲器的一半可以配置成cache,所以上面出現了兩種L1的大小。

 

片外:

同步存儲器控制器PC133兼容的SDRAM控制器可通過編程與多達4個Bank的SDRAM接口,每個Bank容量爲16MB-128MB,總容量最大可爲512MB。與其相鄰的Bank連續排列而忽略Bank大小和位置方面的差異。這就允許內核將所有的SDRAM看作一個單獨的、連續的物理地址空間,增加了對系統c儲器配置和升級的靈活性。

 

異步存儲器控制器也可控制4個Bank,每個Bank佔據64KMB,裝滿四個64MB的存儲器時地址可連續。

 

剩餘的地址中包括MMR部分,系統MMR僅在管理員模式下可被內核訪問,至於對其它設備可見或是保留取決於系統保護模式的要求。

 

 

發表評論
所有評論
還沒有人評論,想成為第一個評論的人麼? 請在上方評論欄輸入並且點擊發布.
相關文章