UWB-數據手冊摘錄

部分引腳說明

WAKEUP

I

拉高,離開SLEEP和DEEPSLEEP

EXTON

O

控制外部使能電路,sleep模式下,進一步減少功耗(VDDLDOA、VDDLDOD電源關斷)比如DCDC電源使能腳,即正常模式下,該引腳有效。

IRQ

O

如果使用IRQ引腳,硬件設計最好下拉,SLEEP模式下,可能會產生假中斷。

GPIO6 / EXTRXE / SPIPHA

I

外部接收使能,SPIPHA(上電通過該電平選擇spi模式)

GPIO5 / EXTTXE / SPIPOL

I

外部發送使能,SPIPOL(上電通過該電平選擇spi模式)

VDDIO

PD

接去耦電容,用來給OTP供電。

VDDIOA VDDBATT VDDAON VDDLNA VDDPA1 VDDPA2

P

3.3V供電

VDDAON用來給The Always-On (AON) memory供電,從sleep喚醒後,從該內存中讀取配置信息。

VDDLDOA

VDDLDOD

P

1.8V供電或者3.3V供電

VDDIG VDDREG VDDIF VDDMS VDDVCO VDDCLK VDDSYN

PG

接去耦電容

 

參考原理圖

 

供電方式

供電方式1

 

供電方式2(功耗更低)

該電路,當芯片進入sleep模式後,VDDLDO VDDLDOA會被關斷,dw1000通過控制EXTON引腳實現。

重複上下電注意事項

推薦使用使用deepsleep模式來節省功耗。

如果必須通過關斷電源控制功耗,則必須等到VDDAON在2.3V以下,且VDDA0N電流在100MA以下後,再上電,否則會進入不確定狀態。

上電時序注意事項

 

下面時序是VDDLDOD上電時序由外部控制器控制或者使用了比較慢的調節器的情況下,那麼對rst有要求,不過基本上不用這種模式。

復位引腳

DWM1000模塊

如果使用的是DW1000模塊,硬件設計採用供電方式1,功耗不是最優。

低功耗策略:

電源常供,通過sleep模式,進行省電,喚醒時間比較短。如果通過控制電源的方式,那麼上電時間比較久。

 

發表評論
所有評論
還沒有人評論,想成為第一個評論的人麼? 請在上方評論欄輸入並且點擊發布.
相關文章