大三開學了,暑假也水了一暑假,過兩週數學建模一結束,就開始好好籌備FPGA邀請賽了,新學期也大致規劃下學習的內容吧。。
Python
- 神經網絡CNN網絡的自主設計
- 神經網絡輸出模型
- 神經網絡繼續學習
FPGA邀請賽
- pynq的搭建和功能的實現
- 搭建pynq實現神經網絡功能
- axi總線的研究
- 圖像算法的研究(上學期欠下了)
- 完成FPGA邀請賽的作品
zynq學習
- Linux基本操作實現
- 開始學習Zynq前的基礎知識概述,第一篇中給出了Vivado搭建硬件環境和SDK簡單使用的示例,建議熟練掌握這個流程,後面的文章都沒有介紹“在哪一步該點哪裏”。最快的熟悉方法當然就是多做幾遍。
- Zynq中三種基本設備的使用GPIO、中斷、定時器,幾乎所有程序中都會用到這三個設備。通過這部分學習希望能進一步熟練Zynq的開發流程。此外還介紹了Zynq的程序固化方法,也需要多操作來熟練掌握
- 爲在Zynq中進行網絡開發打基礎,詳細介紹了lwIP,在學習以太網部分前起碼先大致瀏覽一下該部分。
數字濾波器的設計和研究
- 數字混頻(NCO與DDS的使用)
- 並行FIR濾波器Verilog設計
- 串行FIR濾波器Verilog設計
- Quartus FIR IP覈實現
- Vivado FIR IP覈實現
附加
- stm32(定時器)
- stm32(ad和da)
- stm32(uart)
- stm32(中斷)
考研
- 好好學習數字電路