一、原理圖
1.芯片引腳Vdd和Vss
Vdd = Voltage Drain-Drain
Vss = Voltage Source-Source
.
2.晶振電路圖
固定用兩個電容這樣連接
3.復位
電容起濾波作用
完整的電路板
二、GPIO General Purpose Input/Output 通用目的輸入輸出
輸入: 通過IO引腳讀取外部輸入電平的高或低
輸出: 通過IO引腳向外輸出高電平或者低電平
1.GPIO八種工作模式
輸出:
輸出推輓:0 N-MOS閉合,P-MOS斷開,輸出低電壓VSS,也就是電壓0;1 N-MOS斷開,P-MOS閉合,輸出高電壓Vdd,也就是3.3V;
輸出開漏:P-MOS始終斷開,也就是N-MOS的D漏極斷開(開漏);
0 N-MOS閉合,P-MOS斷開,輸出低電壓VSS,也就是電壓0;1 N-MOS斷開,P-MOS斷開,輸出高阻抗;
MOS管電路圖
輸出推輓:輸出高或低電平
輸出開漏:輸出低電平或高阻抗
複用推輓
複用開漏
輸入:
輸入上拉:默認高電平
輸入下拉:默認低電平
輸入浮空:高阻抗
模擬模式