原创 Xilinx IP核使用(一)--FIFO

今天在將SRIO的數據存入FIFO後,然後把FIFO中的數據不斷送入FFT進行運算時,對於幾個控制信號總產生問題。所以單獨對FIFO進行了仿真。原來感覺FIFO的幾個參數端口一目瞭然啊,還需要什麼深入瞭解嗎,在實驗發生問題才知道當時的想法

原创 Xilinx SDK工程編譯、鏈接、調試注意事項

  1、添加工程 啓動SDK時選取workspace,如下圖所示: 對應的workpace文件夾中會生成如下幾個文件: 如果當前workspace是首次加載工程,SDK會進入啓動界面 點擊Import Project,導入已有工程

原创 Xilinx Zynq器件要點(2)

轉自:https://blog.csdn.net/haoxingheng/article/details/41920707 1.3 互連接口  PS 對外的互聯接口包括:      四個 64bit 高速 AXI_HP Slave 接口

原创 Xilinx SDK 初學之–API函數筆記(GPIO函數)

xgpio函數 1、int XGpio_Initialize(XGpio * InstancePtr, u16 DeviceId) 名稱 代碼 解釋 函數名 XGpio_Initialize 初始化GPIO 參數1 X

原创 GPIO原理

General Purpose Input Output (通用輸入/輸出)簡稱爲GPIO,中文意思爲通用IO口,很多簡單控制開關的設備只需要開關兩種狀態就可以來了,用傳統的串口顯得複雜,所以嵌入式微處理器通常用IO口即可。本文主要介紹Z

原创 Xilinx Zynq器件要點(1)

轉自:https://blog.csdn.net/haoxingheng/article/details/41920707 目前Xilinx zynq器件颳起了一陣SoC風,正在全國如火如荼的推行。Zynq-7000 系列處理基於 Xil

原创 DDR原理

DDR SDRAM全稱爲Double Data Rate SDRAM,中文名爲“雙倍數據流SDRAM”。DDR SDRAM在原有的SDRAM的基礎上改進而來。也正因爲如此,DDR能夠憑藉着轉產成本優勢來打敗昔日的對手RDRAM,成爲當今

原创 GPIO Product Guide筆記(Xilinx)

GPIO是通用並行IO接口的簡稱。他將總線信號轉化爲IO設備要求的信號類型,實現地址譯碼輸出數據,鎖定輸入數據緩衝的功能。GPIO控制器的基本結構如圖1所示。   總線接口模塊實現地址譯碼,並將特定總線信號轉化爲內部總線;中斷邏輯模塊

原创 VHDL語法簡單總結

一個VHDL程序代碼包含實體(entity)、結構體(architecture)、配置(configuration)、程序包(package)、庫(library)等。     一、        數據類型 1.用戶自

原创 Xilinx SDK工程編譯鏈接注意事項

  1、啓動SDK時選取workspace,如下圖所示: 對應的workpace文件夾中會生成如下幾個文件: 如果當前workspace是首次加載工程,SDK會進入啓動界面 點擊Import Project,導入已有工程 點擊Br

原创 LTE中20MHz帶寬採樣率爲30.72MHz

關於LTE中20MHz的傳輸帶寬,採樣率爲30.72MHz的解釋有如下: 1、子載波間隔爲15kHz,20MHz/15kHz=1333,FFT通常爲2的整數次冪,故採用2048點的FFT,2048*15kHz=30.72MHz; 2、LT

原创 CEVA-Xx_V17.1.0_64b安裝步驟

1、雙擊CEVA-Xx_V17.1.0_64b.exe 2、等待(其中報錯如下,選擇“是”) 3、點擊Yes,如下任意輸入用戶名和公司名,然後一直next 等待(約3分鐘) 將 TOOLS/MinGW.

原创 蜂窩物聯網技術一覽-Cat-1,Cat-0,Cat-M1,NB-IoT

1.    物聯網通訊和LTE的蜂窩物聯網技術 用在物聯網應用中的技術解決方案非常多,各種各樣的行業、技術標準組織都在制定對應的物聯網技術方案,有的在制定中,有的還在原型測試,有的具有獨立知識產權的技術方案已經在市場中應用。表-1-是目前

原创 C/C++中memset函數

透徹分析C/C++中memset函數    在C語言中,經常需要對內存進行操作,裏面涉及很多函數,但是memset函數的使用有一點需要大家格外注意,這也是我在做項目時遇到過的一個問題,調試了很久才找出來錯誤。    函數原型是:void

原创 Xilinx Vivado的使用詳細介紹(1):創建工程、編寫代碼、行爲仿真、Testbench

新建工程打開Vivado軟件,直接在歡迎界面點擊Create New Project,或在開始菜單中選擇File - New Project即可新建工程。點擊Next輸入工程名稱和路徑。選擇RTL Project,勾選Do not spe