原创 數字電路基礎

題目:數制轉換R進制數轉換爲十進制數:按權展開,相加十進制數轉化爲R進制數:整數部分,除R取餘法,除到商爲0爲止。小數部分,乘R取整法,乘到積爲0爲止。二進制數轉化八進制數:三位一組,整數部分左邊補0,小數部分右邊補0。反之亦然。二進制數轉

原创 跨時鐘域處理

題目:多時鐘域設計中,如何處理跨時鐘域單bit:兩級觸發器同步(適用於慢到快)多bit:採用異步FIFO,異步雙口RAM加握手信號格雷碼轉換題目:編寫Verilog代碼描述跨時鐘域信號傳輸,慢時鐘域到快時鐘域 1 reg [1:0]

原创 你真的會Xilinx FPGA的復位嗎?

Get Smart About Reset: Think Local, Not Global。   對於復位信號的處理,爲了方便我們習慣上採用全局復位,博主在很長一段時間內都是將復位信號作爲一個I/O口,通過撥碼開關硬件復位。後來也看了一些

原创 Verilog 99題之001-009

001. 畫出CMOS反相器的電路原理圖。 襯底的連接問題。PMOS襯底接電源,NMOS襯底接地 002. 反相器的速度與哪些因素有關?什麼是轉換時間(transition time)和傳播延遲(propagation delay)? 反

原创 關於FPGA的一些小見解

Xilinx FPGA配置bit流文件     Xilinx FPGA的供電是採用USB作爲電源,使用Verilog HDL或VHDL實現的邏輯電路通過Xilinx的綜合工具生成bit流文件,通過Digilent的程序Adept可以進行配置

原创 基於MATLAB的均值濾波算法實現

  在圖像採集和生成中會不可避免的引入噪聲,圖像噪聲是指存在於圖像數據中的不必要的或多餘的干擾信息,這對我們對圖像信息的提取造成干擾,所以要進行去噪聲處理,常見的去除噪聲的方法有均值濾波、中值濾波、高斯濾波等,這一篇要實現的是均值濾波。