原创 一個簡單的io使用錯誤

工程板子上想用幾個io接撥碼開關跳選一下板子功能,犯了如下錯誤, 將io口通過10k下拉到地,撥碼開關另外一段直接接3v3,竟引起板子cpu很快發燙,看來一般的i輸入口可以接地處理,但是不能隨便接到電源 最多是上拉個電阻到電源

原创 S5PV210 硬件調試總結

      S5PV210板子的參考相對多些,三星的東西就是共享資源多,好呀!        硬件上原理圖審查結束 直接就layout ,麼走什麼彎路,屬於一版搞定,上電 用串口下載燒寫nand  有時候會連接不上 ,  感覺應該是三星提

原创 i.mx515 調試經驗總結

去年515折騰了比較長一段時間 來個總結  1.用原廠的wince image啓動板子,啓動信息偶爾出現回送一半起不來, 另外不出wince系統界面  用usb設備插拔一下usb口 系統界面可以閃動出現一下 ,後查原因 原廠的鏡像驅動裏面

原创 上來電阻和下來電阻

上拉電阻: 1、當TTL電路驅動COMS電路時,如果TTL電路輸出的高電平低於COMS電路的最低高電平(一般爲3.5V),這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。 2、OC門電路必須加上拉電阻,才能使用。 3、爲加大輸

原创 總線收發器與電平轉換

一,74HC245與74HCT245 245是比較常見的總線收發器,具有轉換速度快、驅動能力強且價格便宜等優點,廣泛應用於各個設計中。 首先,有幾個概念需要搞清楚: 1)       輸入高電平(Vih):保證邏輯門的輸入爲高電平時所允許

原创 磁珠的作用以及和電感的區別

磁珠的作用 磁珠:又名 0歐姆電阻 它的一個應用如下:    當需要模擬地和數字地共地時,可以考慮採用磁珠,與直接用導線連接兩個地相比 採用磁珠可以減小網絡間的相互干擾 穩壓電源直流輸出需要進行濾波,比如串連一個幾十微亨的電感等,但

原创 CMOS與TTL電路的區別

一、CMOS與TTL電路的區別 1.CMOS是場效應管構成(單極性電路),TTL爲雙極晶體管構成(雙極性電路) 2.COMS的邏輯電平範圍比較大

原创 濾波電容,去耦電容,旁路電容的區別

濾波電容用在電源整流電路中,用來濾除交流成分。使輸出的直流更平滑。  去耦電容用在放大電路中不需要交流的地方,用來消除自激,使放大器穩定工作。  旁路電容用在有電阻連接時,接在電阻兩端使交流信號順利通過。 1.關於去耦電容蓄能作用的理解

原创 TTL和COMS

TTL電平: 主要是用在VDD=5V時,其定義一般位VH=2.4V, VL=0.4V.在室溫下,一般輸出高電平是3.5V,輸出低電平是0.2V。最小輸入高電平和低電平:輸入高電平>=2.0V,輸入低電平<=0.8V,噪聲容限是0.4V。注

原创 FSMC

STM32是ST(意法半導體)公司推出的基於ARM內核Cortex-M3的32位微控制器系列。Cortex-M3內核是爲低功耗和價格敏感的應用而專門設計的,具有突出的能效比和處理速度。通過採用Thumb-

原创 零延時RS-485接口電路的設計與應用

根據在研製節能燈壽命檢測系統中,實際檢測環境傳輸數據量大,實時性強的特點,對物理總線的拓撲結構和通信協議提出要求。採用零延時RS一485接口電路,邏輯上採用主從式網絡結構,物理結構上採用星型網絡拓撲結構;設計出一種支持主從式網絡結構的48

原创 ALLEGRO SPB15.5 學習問答

1:我想在PCB裏臨時添加一些元件,但不想去改原理圖了,但從place里加了一些元件後,怎麼也加不上網絡屬性,請問該怎麼操作?謝謝 AN: LOGIC-》PARTLOGIC加器件 LOGIC-》NETLOGIC—》 建立網絡,取名,點擊P

原创 Allegro學習筆記之——焊盤設計

在Allegro系統中,建立一個零件(Symbol)之前,必須先建立零件的管腳(Pin)。元件封裝大體上分兩種,表貼和直插。針對不同的封裝,需要製作不同的Padstack。   圖 1 通孔焊盤(圖中的Thermal Relief使用Fl

原创 Allegro學習筆記之——層疊

不復雜的電路通常都是用雙層板,但電路很複雜時就不得不考慮多層板了,但多層板的開工價格很好,像我畫的一塊FPGA板,由於要用到BGA,所以不得不採用6層板,78mmx100mm的面積,做12塊板就用了2456大洋。所以成本和PCB的層

原创 RS-485 接口電路

RS-485 接口電路的主要功能是:將來自微處理器的發送信號TX 通過“發送器”轉換成通訊網絡中的差分信號,也可以將通訊網絡中的差分信號通過“接收器”轉換成被微處理器接收的RX 信號。任一時刻,RS-48