米爾i.MX6UL開發板硬件設計資料(一)

硬件:米爾i.MX6UL開發板MYD-Y6ULX

簡介:MYD-Y6ULX開發板(i.MX6UL開發板)由MYC-Y6ULX核心板和底板組成,基於NXP i.MX6UL處理器或i.MX6ULL處理器可選,MYD-Y6ULX開發板(i.MX6ULL開發板)提供豐富外設硬件,板載了Mini PCIE接口(用於4G模塊)及SIM卡槽、WIFI芯片及天線接口、雙百兆網口、LCD液晶接口、音頻接口、帶隔離的CAN,RS485,RS232等


底板硬件電路設計:
 

1.電源

MYB-Y6ULX底板採用12V供電,整板電路包括12V、5V、ISO 5V、3.8V、3.3V、1.8V和3V (RTC 電源)七個電壓閾。電源拓撲如下:



12V轉5V和12V轉3.8V選用的是最大輸出電流爲3A的DCDC芯片TLV62130。DCDC可以提供比較高的電源轉換效率,降低整板功耗。5V轉3.3V和3.3V轉1.8V則選用了LDO,相對來說LDO能提供更小的紋波。RTC電池輸入是一個可選的電源輸入,當系統掉電時,RTC不需要工作,則可以不提供此路電源。

2.啓動位控制開關
i.MX6UL和i.MX6ULL啓動時會首先執行芯片內部固化的Boot ROM。Boot ROM會根據BOOT_MODE寄存器、eFUSEs等狀態來判斷下一步執行動作。MYB-Y6ULX預留了一個4bit 滑動開關來預設啓動設備。具體原理如下:


上圖中DNP器件表示沒有焊接。NAND Flash版本和eMMC版本這裏啓動設置存在差異。對於NAND Flash 版本不焊接R207、R209,焊接R206、R208;對於eMMC版本不焊接R206、R208,焊接R207、R209。

3.以太網
MYB-Y6ULX搭載了兩路10/100M的以太網,採用標準的RJ45網口座子。以太網PHY芯片使用的是Microchip的LAN8720A,分別通過RMII方式連接到了處理器的ETH1控制器和ETH2控制器上。其中ETH1 以太網PHY集成到MYC-Y6ULX核心模塊上,ETH2  PHY則需要在MYB-Y6ULX外接。
ETH1 連接方式圖參考如下,其中U14 是ESD防護器件。

ETH2連接方式圖參考如下:

第一章節到此,後續繼續分享其他設計內容。




發表評論
所有評論
還沒有人評論,想成為第一個評論的人麼? 請在上方評論欄輸入並且點擊發布.
相關文章