TTL電平和CMOS電平

高低電平是與電源有關的,TTL和CMOS電路是不同的CMOS的電源電壓不同,高低電平也不同。


TTL電路的電平就叫TTL 電平,CMOS電路的電平就叫CMOS電平
TTL集成電路的全名是晶體管-晶體管邏輯集成電路(Transistor-Transistor Logic),主要有54/74系列標準TTL、高速型TTL(H-TTL)、低功耗型TTL(L-TTL)、肖特基型TTL(S-TTL)、低功耗肖特基型TTL(LS-TTL)五個系列。標準TTL輸入高電平最小2V,輸出高電平最小2.4V,典型值3.4V,輸入低電平最大0.8V,輸出低電平最大 0.4V,典型值0.2V。S-TTL輸入高電平最小2V,輸出高電平最小Ⅰ類2.5V,Ⅱ、Ⅲ類2.7V,典型值3.4V,輸入低電平最大0.8V,輸出低電平最大0.5V。LS-TTL輸入高電平最小2V,輸出高電平最小Ⅰ類2.5V,Ⅱ、Ⅲ類2.7V,典型值3.4V,輸入低電平最大Ⅰ類0.7V, Ⅱ、Ⅲ類0.8V,輸出低電平最大Ⅰ類0.4V,Ⅱ、Ⅲ類0.5V,典型值0.25V。TTL電路的電源VDD供電只允許在+5V±10%範圍內,扇出數爲10個以下TTL門電路;
 
COMS集成電路是互補對稱金屬氧化物半導體(Compiementary symmetry metal oxide semicoductor)集成電路的英文縮寫,電路的許多基本邏輯單元都是用增強型PMOS晶體管和增強型NMOS管按照互補對稱形式連接的,靜態功耗很小。COMS電路的供電電壓VDD範圍比較廣在+5--+15V均能正常工作,電壓波動允許±10,當輸出電壓高於VDD-0.5V時爲邏輯1,輸出電壓低於VSS+0.5V(VSS爲數字地)爲邏輯0,扇出數爲10--20個COMS門電路.

TTL電平信號被利用的最多是因爲通常數據表示採用二進制規定,+5V等價於邏輯"1",0V等價於邏輯"0",這被稱做TTL(晶體管-晶體管邏輯電平)信號系統,這是計算機處理器控制的設備內部各部分之間通信的標準技術。TTL電平信號對於計算機處理器控制的設備內部的數據傳輸是很理想的,首先計算機處理器控制的設備內部的數據傳輸對於電源的要求不高以及熱損耗也較低,另外TTL電平信號直接與集成電路連接而不需要價格昂貴的線路驅動器以及接收器電路;再者,計算機處理器控制的設備內部的數據傳輸是在高速下進行的,而TTL接口的操作恰能滿足這個要求。TTL型通信大多數情況下,是採用並行數據傳輸方式,而並行數據傳輸對於超過10英尺的距離就不適合了。這是由於可靠性和成本兩面的原因。因爲在並行接口中存在着偏相和不對稱的問題,這些問題對可靠性均有影響;另外對於並行數據傳輸,電纜以及連接器的費用比起串行通信方式來也要高一些。
 
CMOS電平和TTL電平:
CMOS電平電壓範圍在3~15V,比如4000系列當5V供電時,輸出在4.6以上爲高電平,輸出在0.05V以下爲低電平。輸入在3.5V以上爲高電平,輸入在1.5V以下爲低電平。
而對於TTL芯片,供電範圍在0~5V,常見都是5V,如74系列5V供電,輸出在2.7V以上爲高電平,輸出在 0.5V以下爲低電平,輸入在2V以上爲高電平,在0.8V以下爲低電平。
因此,CMOS電路與TTL電路就有一個電平轉換的問題,使兩者電平域值能匹配
發表評論
所有評論
還沒有人評論,想成為第一個評論的人麼? 請在上方評論欄輸入並且點擊發布.
相關文章