RS485芯片介紹及典型應用電路

一、RS485基本知識

RS-485接口芯片已廣泛應用於工業控制、儀器、儀表、多媒體網絡、機電一體化產品等諸多領域。可用於RS-485接口的芯片種類也越來越多。如何在種類繁多的接口芯片中找到最合適的芯片,是擺在每一個使用者面前的一個問題。RS-485接口在不同的使用場合,對芯片的要求和使用方法也有所不同。使用者在芯片的選型和電路的設計上應考慮哪些因素,由於某些芯片的固有特性,通信中有些故障甚至還需要在軟件上作相應調整,如此等等。希望本文對解決RS-485接口的某些常見問題有所幫助。

RS-485接口標準

傳輸方式:差分

傳輸介質:雙絞線

標準節點數:32

最遠通信距離:1200m 共模電壓最大、最小值:+12V;-7V

差分輸入範圍:-7V~+12V

接收器輸入靈敏度:±200mV

接收器輸入阻抗:≥12kΩ

2 節點數及半雙工和全雙工通信

2.1 節點數

所謂節點數,即每個RS-485接口芯片的驅動器能驅動多少個標準RS-485負載。根據規定,標準RS-485接口的輸入阻抗爲≥12kΩ,相應的標準驅動節點數爲32。爲適應更多節點的通信場合,有些芯片的輸入阻抗設計成1/2負載(≥24kΩ)、1/4負載(≥48kΩ)甚至1/8負載(≥96kΩ),相應的節點數可增加到64、128和256。表1爲一些常見芯片的節點數。

                                                 表1

節點數                                           型 號

32SN75176SN75276SN75179SN75180MAX485MAX488MAX490

64 SN75LBC184

128 MAX487MAX1487

256 MAX1482MAX1483MAX3080MAX3089

2.2 半雙工和全雙工  

RS-485接口可連接成半雙工和全雙工兩種通信方式。半雙工通信的芯片有SN75176SN75276SN75LBC184MAX485、MAX 1487、MAX3082MAX1483等;全雙工通信的芯片有SN75179SN75180MAX488~MAX491MAX1482等。 

(a)半雙工通信電路

(b)全雙工通信電路

3 應用中的常見問題

3.1 抗雷擊和抗靜電衝擊

RS-485接口芯片在使用、焊接或設備的運輸途中都有可能受到靜電的衝擊而損壞。在傳輸線架設於戶外的使用場合,接口芯片乃至整個系統還有可能遭致雷電的襲擊。選用抗靜電或抗雷擊的芯片可有效避免此類損失,常見的芯片有MAX485E、MAX487E、MAX1487E等。特別值得一提的是SN75LBC184,它不但能抗雷電的衝擊而且能承受高達8kV的靜電放電衝擊,是目前市場上不可多得的一款產品。

3.2 限斜率驅動

由於信號在傳輸過程中會產生電磁干擾和終端反射,使有效信號和無效信號在傳輸線上相互迭加,嚴重時會使通信無法正常進行。爲解決這一問題,某些芯片的驅動器設計成限斜率方式,使輸出信號邊沿不要過陡,以不致於在傳輸線上產生過多的高頻分量,從而有效地扼制干擾的產生。如MAX487SN75LBC184等都具有此功能。  

3.3 故障保護

故障保護技術是近兩年產生的,一些新的RS-485芯片都採用了此項技術,如SN75276MAX3080~MAX3089。什麼是故障保護,爲什麼要有故障保護,如果沒有故障保護會產生什麼後果?

衆所周知,RS-485接口採用的是一種差分傳輸方式,各節點之間的通信都是通過一對(半雙工)或兩對(全雙工)雙絞線作爲傳輸介質。根據RS-485的標準規定,接收器的接收靈敏度爲±200mV,即接收端的差分電壓大於、等於+200 mV時,接收器輸出爲高電平;小於、等於-200mV時,接收器輸出爲低電平;介於±200mV之間時,接收器輸出爲不確定狀態。在總線空閒即傳輸線上所有節點都爲接收狀態以及在傳輸線開路或短路故障時,若不採取特殊措施,則接收器可能輸出高電平也可能輸出低電平。一旦某個節點的接收器產生低電平就會使串行接收器(UART)找不到起始位,從而引起通信異常,解決此類問題的方法有兩種:

(1)使用帶故障保護的芯片,它會在總線開路、短路和空閒情況下,使接收器的輸出爲高電平。確保總線空閒、短路時接收器輸出高電平是由改變接收器輸入門限來實現的。例如,MAX3080~MAX 3089輸入靈敏度爲-50mV/-200mV,即差分接收器輸入電壓UA-B≥-50mV時,接收器輸出邏輯高電平;如果UA-B≤-200mV,則輸出邏輯低電平。當接收器輸入端總線短路或總線上所有發送器被禁止時,接收器差分輸入端爲0V,從而使接收器輸出高電平。同理,SN75276的靈敏度爲0mV/-300mV,因而達到故障保護的目的。

(2)若使用不帶故障保護的芯片,如SN75176MAX1487等時,可在軟件上作一些處理,從而避免通信異常。即在進入正常的數據通信之前,由主機預先將總線驅動爲大於+200mV,並保持一段時間,使所有節點的接收器產生高電平輸出。這樣,在發出有效數據時,所有接收器能夠正確地接收到起始位,進而接收到完整的數據。  

3.4 光電隔離

在某些工業控制領域,由於現場情況十分複雜,充分考慮現場的複雜環境,在電路設計中注意了以下三個問題。 
二、RS485應用設計
1 SN75176 485芯片DE控制端的設計
 

由於應用系統中,主機與分機相隔較遠,通信線路的總長度往往超過400米,而分機系 
統上電或復位又常常不在同一個時刻完成。如果在此時某個75176的DE端電位爲“1”,那 
麼它的485總線輸出將會處於發送狀態,也就是佔用了通信總線,這樣其它的分機就無法與 
主機進行通信。這種情況尤其表現在某個分機出現異常情況下(死機),會使整個系統通信 
崩潰。因此在電路設計時,應保證系統上電覆位時75176的DE端電位爲“0”。由於8031在復 
位期間,I/O口輸出高電平,故圖2電路的接法有效地解決復位期間分機“咬”總線的問題。 

2 隔離光耦電路的參數選取 

在應用系統中,由於要對現場情況進行實時監控及響應,通信數據的波特率往往做得較 
高(通常都在4800波特以上)。限制通信波特率提高的“瓶頸”,並不是現場的導線(現場 
施工一般使用5類非屏蔽的雙絞線),而是在與單片機系統進行信號隔離的光耦電路上。此 
處採用TIL117。電路設計中可以考慮採用高速光耦,如6N137、6N136等芯片,也可以優化普 
通光耦電路參數的設計,使之能工作在最佳狀態。例如:電阻R2、R3如果選取得較大,將會 
使光耦的發光管由截止進入飽和變得較慢;如果選取得過小,退出飽和也會很慢,所以這兩 
只電阻的數值要精心選取,不同型號的光耦及驅動電路使得這兩個電阻的數值略有差異,這 
一點在電路設計中要特別慎重,不能隨意,通常可以由實驗來定。 

3 485總線輸出電路部分的設計 

輸出電路的設計要充分考慮到線路上的各種干擾及線路特性阻抗的匹配。由於工程環境 
比較複雜,現場常有各種形式的干擾源,所以485總線的傳輸端一定要加有保護措施。在電 
路設計中採用穩壓管D1、D2組成的吸收回路,也可以選用能夠抗浪涌的TVS瞬態雜波抑制器 
件,或者直接選用能抗雷擊的485芯片(如SN75LBC184等)。 

考慮到線路的特殊情況(如某一臺分機的485芯片被擊穿短路),爲防止總線中其它分 
機的通信受到影響,在75176的485信號輸出端串聯了兩個20Ω的電阻R10、R11。這樣本機的 
硬件故障就不會使整個總線的通信受到影響。 

在應用系統工程的現場施工中,由於通信載體是雙絞線,它的特性阻抗爲120Ω左右, 
所以線路設計時,在RS-485網絡傳輸線的始端和末端各應接1只120Ω的匹配電阻(如圖1中 
R8),以減少線路上傳輸信號的反射。 

由於RS-485芯片的特性,接收器的檢測靈敏度爲± 200mV,即差分輸入端VA-VB ≥ 
+200mV,輸出邏輯1,VA-VB ≤-200mV,輸出邏輯0;而A、B端電位差的絕對值小於200mV 
時,輸出爲不確定。如果在總線上所有發送器被禁止時,接收器輸出邏輯0,這會誤認爲通 
信幀的起始引起工作不正常。解決這個問題的辦法是人爲地使A端電位高於B兩端電位,這樣 
RXD的電平在485總線不發送期間(總線懸浮時)呈現唯一的高電平,8031單片機就不會被誤 
中斷而收到亂字符。通過在485電路的A、B輸出端加接上拉、下拉電阻R7、R9,即可很好地 
解決這個問題。 
RS485芯片介紹及典型應用電路 - 剎那間*** - 茅草屋

                                                  圖1 RS485應用典型電路
三、軟件的編程 

485芯片的軟件編程對產品的可靠性也有很大影響。由於485總線是異步半雙工的通信總 
線,在某一個時刻,總線只可能呈現一種狀態,所以這種方式一般適用於主機對分機的查詢 
方式通信,總線上必然有一臺始終處於主機地位的設備在巡檢其它的分機,所以需要制定一 
套合理的通信協議來協調總線的分時共用。這裏採用的是數據包通信方式。通信數據是成幀 
成包發送的,每包數據都有引導碼、長度碼、地址碼、命令碼、內容、校驗碼等部分組成。 
其中引導碼是用於同步每一包數據的引導頭;長度碼是這一包數據的總長度;命令碼是主機 
對分機(或分機應答主機)的控制命令;地址碼是分機的本機地址號;“內容”是這一包數 
據裏的各種信息;校驗碼是這一包數據的校驗標誌,可以採用奇偶校驗、和校驗等不同的方 
式。 

在485芯片的通信中,尤其要注意對485控制端DE的軟件編程。爲了可靠的工作,在485 
總線狀態切換時需要做適當延時,再進行數據的收發。具體的做法是在數據發送狀態下,先 
將控制端置“1”,延時1ms左右的時間,再發送有效的數據,一包數據發送結束後再延時 
1ms後,將控制端置“0”。這樣的處理會使總線在狀態切換時,有
一個穩定的工作過程

(C8051F500編程調試的經驗證明,不加延時,數據出錯噢。。。)

發表評論
所有評論
還沒有人評論,想成為第一個評論的人麼? 請在上方評論欄輸入並且點擊發布.
相關文章