FPGA 處理視頻SDRAM帶寬計算(四畫面視頻分割器)

FPGA 四畫面視頻分割器SDRAM的帶寬計算

1080P60 四畫面分割器,將四路視頻縮小後的在一個屏上輸出1080P60。
按2x2 田字四畫面分割器舉例,見下圖,四路視頻縮小後進內存,一路視頻出內存送顯示屏。四路視頻進內,一路視頻出內存。這個方案需要佔用
1920x1080x60x(4+1)/0.8 = 780MHz@32 帶寬。
在這裏插入圖片描述
按上面計算結果做這個產品硬件設計時需要選大於 800MHZ@32bit 或 400MHZ@64bit 內存方案 (DDR/DDR2/DDR3/DDR4)

**仔細再琢磨 **,在做產品設計時很多事情都需要反覆琢磨,發自肺腑的琢磨才能做出滿意的方案。
實際上這四路視頻最終只組成了一個1080的畫面,也就是說這4路視頻實際進內存的數據量只有一路視頻1920x1080的數據量。
這樣計算該方案需要佔用
1920x1080x60x(1+1)/0.8 = 312MHz@32 帶寬。
仔細再琢磨,橫向擴展琢磨,超過四畫面,不是田字型分割是多個視頻任意位置、疊加、畫中畫等分割,多個輸入視頻寫內存的數據實際上只有一路視頻1920x1080的數據量。
在這裏插入圖片描述
實際上做多畫面分割器這個產品硬件設計時需要選大於 333MHZ@32bit 或 666MHZ@16bit 內存方案 (DDR/DDR2/DDR3/DDR4)

FPGA 多屏多畫面視頻拼接器
採用FPGA構建數字視頻矩陣的一些設計思路和設計需求
FPGA 四畫面視頻分割邏輯框圖
FPGA 四畫面視頻拼接單元邏輯框圖
FPGA 視頻處理中外部SDRAM的作用
FPGA 處理視頻SDRAM帶寬計算
FPGA 處理視頻SDRAM帶寬計算(四畫面視頻分割器)

發表評論
所有評論
還沒有人評論,想成為第一個評論的人麼? 請在上方評論欄輸入並且點擊發布.
相關文章