大綱整理
一、門電路
門電路定義:
反相器概念:
CMOS集成門電路:P溝道增強CMOS管、N溝道…互補對稱連接起來
CMOS傳輸門:雙向傳輸
CMOS三態門:
CMOS漏極開路門:OD門
二、組合邏輯電路
組合邏輯電路定義:
表示組合邏輯電路功能的方法:4
組合邏輯電路的分類:
按功能分:8
按使用基本元件分:2
按元件集成度分:4
組合邏輯電路分析方法
組合邏輯電路基本設計方法
分立元件門電路:
半加:兩個1位二進制數想加
全加:兩個同位數相加再加上來自低位的進位
加法器:
數值比較器:
編碼器:
譯碼器:
半導體顯示譯碼器:
數據選擇器:
數據分配器:
用數據選擇器實現組合邏輯電路,(4選1數據選擇器邏輯表達式)
只讀存儲器:
組合邏輯電路中的競爭與冒險
產生原因
消除辦法 4
用譯碼器實現組合邏輯電路,(譯碼器中與非門端連接看組合邏輯電路函數與非-與非表達式的mi項,若m1則連Y1)
三、觸發器
觸發器:
基本要求2
分類:按基本功能不同,分:3
按使用基本元件不同,分:2
基本觸發器:
同步觸發器:
邊沿觸發器:
同步觸發器:RS D
集成邊沿D觸發器主要特點:3
集成邊沿JK觸發器主要特點:3
邊沿觸發器邏輯功能表達方式:5
邊沿觸發器分類及對應邏輯表達式、觸發方向、功能:4
四、時序邏輯電路
時序邏輯電路定義:
時序邏輯電路功能表示方法:4
時序邏輯電路分類:
按功能,分:5
按觸發器狀態是否改變,分:2
按電路輸出信號特性,分:2
時序邏輯電路基本分析方法
時序邏輯電路基本設計方法
有效循環、無效循環:
自啓動:
計數器:
計數器特點:2
計數器分類:
按數的進制,分:3
按計數是遞增還是遞減,分:3
按計數器中觸發器狀態是否同步翻轉,分:2
按計數器使用的基本元件,分:2
計數器的模:
寄存器:
寄存器特點:2
寄存器分類:
按功能,分:3
按使用的基本元件,分:2
基本寄存器:
移位寄存器:
讀寫存儲器:
順序脈衝發生器:
六、矩形脈衝與整形電路
矩形脈衝:
555定時器:構成+功能
(可以構成脈衝產生和整形電路)
施密特觸發器:
(將變化緩慢的輸入脈衝整形成適合數字電路的矩形脈衝)
單穩態觸發器:
多諧振盪器:
七、模數及數模轉換
模擬信號:
數字信號:
模式轉換過程:4
轉換精度:
轉換速度:
A/D轉換器轉換速度:並聯比較型>逐次漸近型>雙積分型