系統說明:
系統同步
基於同一時鐘源進行系統同步,但器件間傳輸延時無法確定,不適用於高速數據傳輸
源同步
使用對端的時鐘信號作爲採樣信號,時鐘信號和數據信號保持確定的相位關係
應用:SPI-4.2\XGMII\DDR SDRAM
主要存在問題:時鐘偏斜
方法:SPA(Static Phase Alignment)
DPA(Dynamic Phase Alignment)
系統同步輸入輸出約束計算公式:
最大輸出延時 = 外部器件的Tsu + 外部PCB最大延遲 + 最大時鐘網絡延時
最小輸出延時 = 外部器件的Th - 外部最小PCB走線延時 + 最大時鐘網絡延時
最大輸入延時 = 外部器件最大Tco + 外部PCB最大走線延時 + 最大時鐘網絡延時
最小輸入延時 = 外部器件最小Tco + 外部PCB最小走線延時 + 最小時鐘網絡延時
源同步輸入輸出約束計算公式
中心對齊
源同步輸出約束