高效率反激變換器設計技巧-電子研習社

高效率反激變換器設計技巧-電子研習社

今天觀看了電子研習社的直播課程-高效率反激變換器設計技巧,主講人是李義。

什麼影響反激的效率:漏感、較大的峯值電流IPK。

控制漏感是重頭戲,現在應該以1%漏感爲標準,做得好的可以做到0.5%。

峯值電流在最低輸入電壓的時候更明顯,所以可以限制最低輸入電壓,儘量不做寬壓輸入電源。

原邊電壓應力較其它拓撲更大,原因是反射電壓、漏感尖峯電壓疊加在輸入電壓上,導致開關電壓應力爲輸入電壓的1.5-2倍。儘量控制使用650V耐壓的MOS(這個耐壓等級性價比較高)。

副邊二極管的電壓應力更是離譜,達到了其輸出電壓的3-5倍,還可能有可觀的尖峯電壓疊加。降低副邊二極管的耐壓可以減小二極管正向導通壓降,特別是低壓輸出的時候。

在設計的時候,拓撲方面儘量選擇(準)諧振QR拓撲,而CCM、CRM模式可能效率較低,其他技術還有諧振模式、無損鉗位模式、sepic模式等;當輸出電壓較低的時候,副邊使用同步整流是好主意;控制芯片方面,儘量使用專用控制芯片,避免使用6562、3842這樣的通用芯片,因爲這些芯片伺候起來很難受,使用專用芯片可以非常節省能源;認真論證最低輸入電壓;論證最高輸入電壓;認真論證最高輸出電壓(空載、動態負載等),可以設置OVP電路。

輸入迴路乾淨利落,避免熱敏電阻、保險電阻的設計,硅橋壓降、共模差模的損耗。MOS最好是外置的,方便選型和控制。驅動能力要足夠,一定不能讓米勒平臺出現在IPK位置。在高壓端通過電阻實現的電壓採樣、VCC啓動、線電壓補償、安規電容放電等電路都是要耗電的。副邊假負載、副邊採樣控制電路也要耗電,這些電路要做好優化。

電流採樣、過零採樣、FB採樣等敏感電路要精心佈置。

變壓器部分,要減小漏感,變壓器做得好,效率就高;繞組結構也要合適。要選磁通密度高(磁飽和強度)一些的磁芯。繞組結構要整層約束的結構,要繞滿,均繞不行、半層更不行。其次要三明治約束,把副邊隔離、屏蔽起來、還能減小漏感。

在變壓器繞制過程中,控制的是磁通密度、是整層約束、是三明治結構,而不是多少雜、不是電感量。

磁芯的大小也會影響效率。

匝比和反射電壓要匹配。

鉗位電路。電位電路的損耗不超過功率的1%,最好是0.5%。尖峯一定是有的,鉗位功率取決於漏感,主要還是減小漏感。副邊二極管的RC吸收電路儘量取消。

整體的內容如此,感覺講的內容有點淺顯,未曾深入,沒學習到太多東西。

發表評論
所有評論
還沒有人評論,想成為第一個評論的人麼? 請在上方評論欄輸入並且點擊發布.
相關文章