原创 DDR3佈局注意事項

DDR3佈局需要注意的事情。下面我們以64位DDR3爲例 :(注意:設計要求會因爲芯片公司而有差異,具體以芯片手冊要求的爲準。)首先是數據線,數據線分組如下: GROUP0: DQ0-DQ7,DQM0,DQS0P/DQS0N; GR

原创 DDR3詳解

轉自:http://www.360doc.com/content/14/0116/16/15528092_345730642.shtml     以及參考網絡。 首先,我們先了解一下內存的大體結構工作流程,這樣會比較容量理解這些參數

原创 TX2從入門到放棄學習筆記(1)-基礎

一.資源簡介 TX2作爲TX1的改進版,資源配置相當強勁。 1. 模組配置  256 core NVIDIA Pascal GPU.  ARMv8 (64-bit) Multi-Processor CPU Complex

原创 OrCAD Capture CIS 與Allegro交互佈局

OrCAD Capture CIS 與Allegro交互佈局。 1,首先打開原理圖,依次點選Options->Preference在中,在Miscellaneous窗口,點選Enable Intertool Communication。

原创 Cadence 17.2 Padstack Editor入門指南(2)

                    Cadence 17.2 Pad Editor入門指南(2)                                   創建自定義焊盤及封裝      Pad Editor與Allegro

原创 Allegro板層

Allegro的數據庫採用層級分類方式來區分不同的對象,工程中所有的對象都分別屬於某個Class中的某個Subclass。這種劃分方法便於對各個對象進行管理和控制,與我們經常使用的管理數據的思維方式非常相似。通過各種方式,把所有的對象在數

原创 TX2從入門到放棄學習筆記(2)-配置

遠程登錄與文件傳輸 在使用TX2進行程序開發時,常需要遠程登錄及上傳程序代碼。 TX2作爲server端,需要配置SSH server。 客戶端使用win10,可下載遠程登錄軟件putty,以及遠程上傳文件軟件WinSCP,也可使

原创 Allegro PCB Design GXL查看線長

Allegro PCB Design GXL查看線長 1首先點擊頁面左上角的Generaledit按鈕。 2.在Find窗口選擇網絡。 3.然後就可以把鼠標放在要測量的網絡上,就會自動顯示出網絡的線長了。用來測等長線很方便。

原创 PCIe簡介及引腳定義

參考文章:http://www.2cto.com/os/201607/523581.html http://blog.csdn.net/michaelcao1980/article/details/42778405 隨着現代處

原创 Ubuntu16.0.4配置python3.5

Ubuntu16.0.4配置python3.5 Ubuntu16版本自帶python 2.7版本。但是2.7版本與3.x版本的並不兼容。下面將介紹如何升級3.5。 不同版本寫出的程序雖然不能兼容,但是不同版本的Python確可以在一個系

原创 Allegro輸出裝配文件、制板文件、鋼網文件、結構文件

PCB製作完後,爲方便制板及焊接。一個比較完美的生產文件應包含以下部分: 1、*.ASM 文件:爲電子裝配圖文件。焊接廠可能需要。 2、*.CAM 文件:爲PCB製版廠所需文件。 3、*.DXF 文件:爲導出的PCB結構CAD文件。

原创 FPGA下載方式AS.PS,JTAG對比

**SOF文件通過JTAG下載可直接運行。重新上電後程序丟失。 SOF文件可以先轉換jic,再通過JTAG下載,重新上電後程序正常運行。 POF文件通過AS模式下載後,重新上電運行。** AS模式(active serial con