VIVADO 在線邏輯分析儀使用

IP Catalog 添加 IA ip core

Step1: 單擊 IP Catalog
在這裏插入圖片描述
Step2: 打開 Debug & Verification > Debug ->雙擊 ILA
在這裏插入圖片描述
Step3:遊標 General Options 設置如下
1、Number of probes 2 爲設置需要觀察信號的組爲 2 組,因爲我們準備 1 組放觸發信號,1 組放普通觀察的信號
2、Sample Data Depth 1024 設置採樣的深度,這是需要消耗 FPGA 的 BRAM 的 BRAM 越大可以設置的採樣深度就越大,當然編譯速度會降低。
在這裏插入圖片描述
Step4:遊標 Probe_Ports 設置如下
Probe Port 探針類似示波器的表筆,只是這裏是在 FPGA 內部,我們設置了 Probe0 用來檢查 2HZ 的信號,Probe1
用來檢測另外 4 個分頻信號。
設置好後單擊 OK 關閉窗口
在這裏插入圖片描述
Step5: 直接單擊 Generate
在這裏插入圖片描述
Step6: 可以看到 ila 這個邏輯分析儀的 IP 添加進來了
在這裏插入圖片描述
Step7:切換 IP Sources 遊標下,然後雙擊 ila_0.veo 打開調用的接口模版
在這裏插入圖片描述
Step8:IP 接口調用模版打開後,可以看到這是一個 IP 接口,顯然我們只要把需要被檢測的信號根據前面的設置填進去就可以了。 clk 就是採樣時鐘,probe0 就是 2HZ 信號,proble1 就是其他需要被觀察的信號。
在這裏插入圖片描述
修改,並且嵌入到頂層文件中
在這裏插入圖片描述
Step9: Run Synthesis-> Run Implementation->Generate Bitstream 生產 Bit 流文件。

邏輯分析儀抓取的信號

在這裏插入圖片描述

邏輯分析儀使用

Step1:給開發板通電,並且連接下載器
Step2:單擊 OpenTarget 然後單擊 Auto Connect
在這裏插入圖片描述
Step3:連接成功後,單擊 Program Device
在這裏插入圖片描述
Step4:單擊 Program Device ,彈出的對話框中有我們要下載的 Bit 文件
在這裏插入圖片描述
Step5:下載過程
在這裏插入圖片描述
Step6:下載後出現 Chipscope 界面
在這裏插入圖片描述
Step7: Chipscope 界面介紹
在這裏插入圖片描述
區域 1:設置採樣的啓動停止,和採樣的方式
區域 2:設置觸發信號
區域 3:被觀察的信號名字
區域 4:被觀察的信號波形
區域 5:觸發模式設置
區域 6:觸發設置
那麼我們主要使用的有 1、2、3、4 這個幾個區域。
Step8: Chipscope 運行
在這裏插入圖片描述

發表評論
所有評論
還沒有人評論,想成為第一個評論的人麼? 請在上方評論欄輸入並且點擊發布.
相關文章