SRAM靜態隨機存儲器芯片的讀寫週期

一、
要保證正確地讀/寫,必須注意CPU時序與存儲器讀/寫週期的配合。一般SRAM存儲器芯片手冊都會給出芯片讀/寫週期的時序圖。

Intel 2114芯片的讀、寫週期時序如圖所示。
SRAM靜態隨機存儲器芯片的讀寫週期
二、 讀週期

SRAM靜態隨機存儲器芯片的讀週期

讀操作時,必須保證片選信號爲低電平,讀寫信號爲高電平。
tRC (讀週期時間):指對芯片連續兩次讀操作之間的最小間隔時間。
tA (讀出時間):從給出有效地址後,經過譯碼電路、驅動電路的延遲,到讀出所選單元內容,並經I/O電路延遲,直到數據在外部數據總線上穩定出現所需的時間。顯然,讀出時間小於讀週期時間。
tCO (片選到數據輸出穩定的時間):數據能否送到外部數據總線上,不僅取決於地址,還取決於片選信號。因此,tCO是從有效到數據穩定出現在外部數據總線上的時間。
tCX(片選到數據輸出有效時間):從片選有效到數據開始出現在數據總線上的間隔時間。
tOTD:片選無效後數據還需在數據總線上保持的時間。
tOHA:地址失效後,數據線上的有效數據維持時間,以保證所讀數據可靠。
SRAM靜態隨機存儲器芯片的讀寫週期
三、寫週期
SRAM靜態隨機存儲器芯片的寫週期
執行寫操作時,爲低電平,讀寫信號爲低電平。
tW(寫入時間):爲保證數據可靠地寫入,與同時有效的時間必須大於或等於tW。
tAW(滯後時間):地址有效後,必須經過tAW時間,WE/信號纔能有效(低),否則可能產生寫出錯。
tWR(寫恢復時間):WE/無效後,經tWR時間後地址才能改變,否則也可能錯誤地寫入。
tDW:寫入數據必須在寫無效之前tDW時間就送到數據總線上。
tDH:WE/無效後,數據還要保持的時間。此刻地址線仍有效,tWR>tDH,以保證數據可靠寫入。
tWC(寫週期時間):表示連續兩次寫操作之間的最小時間間隔。tWC = tAW + tW + tWR。

發表評論
所有評論
還沒有人評論,想成為第一個評論的人麼? 請在上方評論欄輸入並且點擊發布.
相關文章