Verilog/数电 知识点随记(2)

1、触发器(以与非门为例,或非门可自行推导)
  • 基本RS触发器

在这里插入图片描述

钟控RS触发器

其中红色框图为基本RS触发器结构,特征方程为Qn+1=SD+RDQQ^{n+1}=\overline{S_D}+R_DQ, 限制条件为RD+SD=1R_D+S_D=1

  • 钟控RS触发器

1、各种钟控触发器相对与基本RS触发器,其状态转换由时钟控制,输入变化不一定会导致输出立即变化,而是按照一定的节拍进行动作;
2、CP=0: 触发器保持;CP=1: 特征方程为Qn+1=S+RQQ^{n+1}=S+\overline{R}Q,限制条件为RS=0RS=0

  • 钟控D触发器
    在这里插入图片描述
钟控D触发器

CP=0: 触发器保持;CP=1: 特征方程为Qn+1=DQ^{n+1}=D

  • 钟控JK触发器
    在这里插入图片描述
钟控JK触发器

在这里插入图片描述

钟控JK触发器转钟控D触发器

1、CP=0: 触发器保持;CP=1: 特征方程为Qn+1=JQ+KQQ^{n+1}=J\overline{Q}+\overline{K}Q
2、可以将KK输入端变成J\overline{J},使得JK触发器转化为DD触发器,Qn+1=JQ+JQ=JQ^{n+1}=J\overline{Q}+JQ=J

  • 钟控T触发器
    在这里插入图片描述
钟控T触发器

钟控T触发器即将JK触发器两个端口输入相同,CP=0: 触发器保持;CP=1: 特征方程Qn+1=TQ+TQ=TQQ^{n+1}=T\overline{Q}+\overline{T}Q=T \oplus Q

2、与非门 三极管搭建

在这里插入图片描述
参考: 三极管搭的逻辑门

微信公众号:通信随笔XIDIAN

在这里插入图片描述

發表評論
所有評論
還沒有人評論,想成為第一個評論的人麼? 請在上方評論欄輸入並且點擊發布.
相關文章